差分滤波器电路设计论文
ptvy80095
ptvy80095 Lv.9
2015年09月20日 23:07:00
只看楼主

1接地电容效果分析 在电路中电容C容抗值Zc=1/2πfC,且容抗随着频率f的增大而减小。因此滤波器电路中一个恰当的接地电容C,可使交流信号中的高频成分通过电容落地,而低频成分可以几乎无损失通过,故将小电容接地等同于设计一阶低通滤波器。在滤波器电路中,多处电容接地设计等同于多个低通滤波器与原电路组成低通滤波器网络,在提高截止频率附近幅频特性的同时会较好抑制高频干扰,因而接地优化在理论上是可行的。

1接地电容效果分析

在电路中电容C容抗值Zc=1/2πfC,且容抗随着频率f的增大而减小。因此滤波器电路中一个恰当的接地电容C,可使交流信号中的高频成分通过电容落地,而低频成分可以几乎无损失通过,故将小电容接地等同于设计一阶低通滤波器。在滤波器电路中,多处电容接地设计等同于多个低通滤波器与原电路组成低通滤波器网络,在提高截止频率附近幅频特性的同时会较好抑制高频干扰,因而接地优化在理论上是可行的。

2滤波器设计仿真

根据实践需要,设计满足上级输出电路阻抗为100Ω、下级输入电路阻抗为50Ω、截止频率为5MHz的5阶巴特沃斯低通滤波器。普通差分滤波器由于其极点与单端滤波器极点相同,故具有相同的传递函数,因而依据单端滤波器配置的差分结构滤波器能够满足指标要求。在差分结构形式上进行接地优化后,由于接地电容具有低通滤波功能,不同电容值C会导致不同频段幅频响应迅速衰减。图2~图5分别为普通差分滤波器与多处接地差分滤波器的配置电路与幅频特性曲线。由仿真结果可得,截止频率为5MHz的多处接地差分滤波器幅频响应在9MHz内迅速衰减至-50dB,而后在10MHz处上升为-30dB;而普通滤波器幅频特性在9MHz处为-20dB,在10MHz处为-22dB。因此,接地优化滤波器幅频特性曲线总体位于普通差分滤波器幅频特性曲线形成的包络内,故多处接地达到了过渡带变窄与抑制高频的效果,因而接地优化电路设计通过仿真是可行的。

3实物验证与分析

由于实际电路与理想条件有一定差异,可能导致实际效果与仿真结果不符,为验证接地优化差分滤波器,在实际电路中能够提高截止频率附近幅频特性与抑制高频干扰的能力,将上一节仿真通过的普通差分滤波器与接地差分滤波器制作成PCB电路,通过矢量网络分析仪测试其频率特性,结果如图6~图9所示。由图可得,多处接地差分滤波器电路中,由于接地电容相当于一阶低通滤波器,所以由接地电容与普通差分滤波器组成低通滤波网络能够大幅提高滤波器截止频率附近幅频特性。同时,由于容抗Zc=1/2πfC随f增大而减小,在高频时几乎为零,高频信号可以通过电容落地,故其在高频抑制能力上大大优于普通滤波器。因而接地优化在实际电路应用中是真实有效的,可以应用于抑制高频信号的低通滤波器中。

4结论

多处接地差分形式滤波器,由于其接地电容相当于低通滤波器,故只要其容抗值Zc=1/2πfC能够小于等于电容单独作为一阶低通滤波器时截止频率要求的容抗值,就可以大大提高滤波器截止频率附近幅频特性与抗高频干扰的性能,这为具有差分结构的DAC成型滤波器的设计提供理论指导作用。
免费打赏

相关推荐

APP内打开